Радиоэлектроника и телекоммуникации
Универсальный синхронно-асинхронный приемопередатчик (УСАПП) КР580ИК51 предназначен для реализации двунаправленного асинхронно-синхронного обмена данными, представленными в параллельном формате, и управляющими словами с микропроцессором, а также двунаправленного синхронного и асинхронно-синхронного обмена данными, представленными в последовательном формате, с другими модулями системы, например видеотерминалами, накопителями на магнитной ленте, телетайпами, телефонными аппаратами.
Упрощенная структурная схема УСАПП приведена на рисунке 4.
Микросхема КР580ИК51 может находится в следующих режимах: нерабочем; программирования; обмена. Процесс программирования микросхемы представляет собой загрузку управляющих слов и синхросимволов в последовательности: запись управляющих слов и синхросимволов производится через шину данных системы при подаче управляющих сигналов высокого уровня на вход C/D и низкого уровня - на вход WR. После начальной установки УСАПП воспринимает информацию, подаваемую на шину данных как управляющее слово инициализации и размещает его в соответствующий регистр.
Условное обозначение на схеме последовательного интерфейса КР580ИК51 приведено на рисунке 5. В таблице 2.2 помещены обозначения выводов КР580ИК51 и их функциональное назначение.
Таблица 2.2 - Описание БИС КР580ИК51
Номер вывода |
Обозначение |
Тип вывода |
Функциональное назначение |
4 |
GND |
- |
Общий |
26 |
+5B |
- |
Питание |
8-5, 2, 1, 28,27 |
D7-D0 |
Входы-выходы |
Шина данных |
11 |
CS |
Вход |
Выбор кристалла |
10 |
WR |
>> |
Запись |
13 |
RD |
>> |
Чтение |
12 |
C/D |
>> |
Управление/данные |
20 |
CLK |
>> |
Синхросерия |
21 |
RESET |
Вход |
Сброс |
24 |
DTR |
Выход |
Готовность принять информацию |
22 |
DSR |
Вход |
Готовность модема |
23 |
RTS |
Выход |
Готовность передать информацию |
17 |
CTS |
Вход |
Разрешение передать информацию |
19 |
TxD |
Выход |
Информационный выход блока передачи |
9 |
TxC |
Вход |
Синхронизация блока передачи |
18 |
TxEMPTY |
Выход |
Регистр блока передачи пуст |
15 |
TxRDY |
Выход |
Готовность блока передачи к записи кода по шине данных |
8 |
RxD |
Вход |
Информационный вход блока приема |
25 |
RxC |
Вход |
Синхронизация блока приема |
14 |
RxRDY |
Выход |
Готовность блока приема к чтению кода по шине данных |
16 |
SYNDET |
Выход-Вход |
Синхронизация |
Другие стьтьи в тему
Расчет импульсного преобразователя сетевого напряжения
На рисунке 1.1 приведена структурная схема повышающего преобразователя
напряжения на микросхеме KP1156EУ5.
Рисунок 1.1- Структурная схема повышающего преобразователя напряжения на
микросхеме KP1156EУ5
Структурная схема приведенного устройства состоит из входного ...
Разработка устройства управления на базе микроконтроллера AVR семейства Classic фирмы Atmel
Микропроцессором (МП) называют построенное на одной или нескольких
БИС/СБИС программно-управляемое устройство, осуществляющее процесс обработки
информации и управление им.
МП - центральный процессорный элемент микропроцессорной системы, в
которую также входят память и устройства вв ...