Радиоэлектроника и телекоммуникации
Цифровой дешифратор применяется в целом для преобразования двоичного кода, вырабатывающего на его входе в соответствующий управляющий импульс. В данном устройстве информация поступает от усилителя-формирователя, поступает на вход схемы разрушения ВО 1.3 и проходит на вход четырехразрядного счетчика ВВЗ. Одновременно информация от усилителя -формирователя поступает на вход двухразрядного счетчика.
В целом после формирование импульсы поступают на цифровой дешифратор, состоящий из временного селектора, четырех и двухразрядных счетчиков, генератора тактовых импульсов, элементов совпадение и коммутационных устройств.
На вход четырехразрядного счетчика импульсы поступают с тактового генератора выполненного на микросхеме ВВ1.1, ВО1.2 и времязадающей цепочки К1ДЗС1 и через временной селектор на микросхеме ВВ1.3 поступают на вход С2 четырехразрядного счетчика.
Другие стьтьи в тему
Разработка управляемого контролера на базе микропроцессорного комплекта серии КР580
Если всего лишь несколько десятков лет назад свойствами программируемости
характеризовались только крупные блоки и узлы управляющих систем, то в
настоящее время этими свойствами характеризуется интегральная база
(микропроцессор, однокристальная микро-ЭВМ), что и обеспечивает ее широки ...
Разработка специализированного цифрового функционального узла
Разработать
генератор чисел, формирующий при поступлении на его вход каждых N
входных импульсов синхронизации, в зависимости от задаваемого управляющим
сигналом режима, на выходах Z1
и Z2 одну
из двух последовательностей значений сигналов, приведенных в табл. 1.
Таблица
1.
...