Радиоэлектроника и телекоммуникации
Цифровой дешифратор применяется в целом для преобразования двоичного кода, вырабатывающего на его входе в соответствующий управляющий импульс. В данном устройстве информация поступает от усилителя-формирователя, поступает на вход схемы разрушения ВО 1.3 и проходит на вход четырехразрядного счетчика ВВЗ. Одновременно информация от усилителя -формирователя поступает на вход двухразрядного счетчика.
В целом после формирование импульсы поступают на цифровой дешифратор, состоящий из временного селектора, четырех и двухразрядных счетчиков, генератора тактовых импульсов, элементов совпадение и коммутационных устройств.
На вход четырехразрядного счетчика импульсы поступают с тактового генератора выполненного на микросхеме ВВ1.1, ВО1.2 и времязадающей цепочки К1ДЗС1 и через временной селектор на микросхеме ВВ1.3 поступают на вход С2 четырехразрядного счетчика.
Другие стьтьи в тему
Разработка систем автоматического регулирования с использованием логарифмических частотных характеристик
Целью
данной курсовой работы является освоение методики анализа и синтеза систем
автоматического регулирования с использованием логарифмических частотных
характеристик и уточненных расчетов на ЭВМ.
Проектирование
системы автоматического регулирования (САР) выполняется по заданной
...
Разработка и обеспечение надежности систем автоматического управления
К современной радиоэлектронной аппаратуре предъявляются многогранные
технические требования. Поэтому для реализации сложных систем автоматического
управления (САУ) необходимо применять десятки и сотни тысяч различных
элементов. Сложность аппаратуры отрицательно сказывается на её надёж ...